微机系统中采用的先进技术
流水线技术王浩信陈自瑶女儿
借鉴工业流水线制造的思想,现代 CPU 也采用了流水线设计。流水线(Pipeline)技术是指在程序执行时多条指令重叠进行操作的一种准并行处理实现技术。流水线是 Intel 首次在 486 芯片中开始使用的。流水线的工作方式就像工业生产上的装配流水线。在 CPU 中由5~6 个不同功能的电路单元组成一条指令处理流水线,然后将一条 X86 指令分成 5~6 步后再由这些电路单元分别执行,这样就能实现在一个 CPU 时钟周期完成一条指令,因此提高 CPU 的运算速度。经典奔腾每条整数流水线都分为四级流水,即指令预取、译码、执行、写回结果,浮点流水又分为八级流水。
高速缓冲存储器
高速缓冲存储器是存在于主存与 CPU 之间的一级存储器,由静态存储芯片(SRAM)组成,容量比较小但速度比主存高得多,接近于 CPU 的速度。在计算机存储系统的层次结构中,是介于中央处理器和主存储器之间的高速小容量存储器。它和主存储器一起构成一级的浙江大学 在职研究生
存储器。高速缓冲存储器和主存储器之间信息的调度和传送是由硬件自动进行的。在计算机技术发展过程中,主存储器的存取速度一直比中央处理器操作速度慢得多,使中央处理器的高速处理能力不能充分发挥,导致整个计算机系统的工作效率受到影响。有很多方法可用来缓和中央处理器和主存储器之间速度不匹配的矛盾,如采用多个通用寄存器、多存储体交叉存取等,在存储层次上采用高速缓冲存储器也是常用的方法之一。很多大、中型计算机以及新近的一些小型机、微型机也都采用高速缓冲存储器。高速缓冲存储器的容量一般只有主存储器的几百分之一,但它的存取速度能与中央处理器相匹配。根据程序局部性原理,正在使用的主存储器某一单元邻近的那些单元将被用到的可能性很大。因而,当中央处理器存取主存储器某一单元时,计算机硬件就自动地将包括该单元在内的那一组单元内容调入高速缓冲存储器,中央处理器即将存取的主存储器单元很可能就在刚刚调入高速缓冲存储器的那一组单元内。于是,中央处理器就可以直接对高速缓冲存储器进行存取。在整个处理过程中,如果中央处理器绝大多数存取主存储器的操作能为存取高速缓冲存储器所代替,计算机系统处理速度就能显著提高。
柠檬汁
CISC 和 RISC
为了提高计算机性能,人们使 CPU 有更大的指令系统、更多的专用寄存器、更多的寻址方式和更强的指令计算功能等,即 CPU 的结构沿着不断复杂化的方向发展。后来,将它们称为复杂指令集计算机(CISC,Complex Instruction Set Computer)。CISC技术通过增强指令功能提高计算机的性能,指令码不等长,指令数量多。CISC 技术的复杂性在于硬件,在于 CPU 芯片中控制器部分的设计与实现。自 PC 诞生以来,主流产品一直使用 Intel 公司的 CPU 或其他公司生产的兼容产品,而 Intel 公司的 CPU 沿用了 CISC 技术。当 CISC 发展到一定程度后,人们发现一些复杂指令很少使用,但把它们加入指令集中却使控制器的设计变得十分复杂,并占用了相当大的 CPU 芯片面积。指令的执行周期也较长。因此,从处理器的执行效率和开发成本两个方面考虑,有必要对复杂指令集结构的处理器进行反思。
1980 年 Patterson 和 Ditzel 首先提出了精简指令集计算机(RISC,Reduced Instruction SetComputer)的概念,另觅提高计算机性能的途径。RISC 具有简单的指令集,指令少,指令码等长,寻址方式少,指令功能简单;强调寄存器的使用,CPU 配备大量的通用寄存器(常称为寄存器文件 Register File),以编译技术优化寄存器的使用;强调对指令流水线的优化,采用超标量、超级流水线。通过简化指令系统使控制器结构简单,进而提高指
佟欣个人资料
令执行速度。RISC 技术的复杂性在于软件,在于编译程序的编写与优化。目前,RISC 处理器产品主要用在工程工作站、嵌入式控制器和超级小型计算机上。
江疏影2分28秒的人是谁
今后 RISC 技术和 CISC 技术都会继续发展,同时,RISC 技术与 CISC 技术的竞争使它们互相渗透,如 Power PC 处理器,已不再是“纯”RISC 结构;最新的 CISC 设计也融进不少 RISC 特征,如 Intel Pentium 系列、AMD K6 系列微处理器。
多核心技术
多核心是指在一枚处理器中集成两个或多个完整的计算引擎(内核)。多核心技术的开发源于工程师们认识到,仅仅提高单核芯片的速度会产生过多热量且无法带来相应的性能改善,先前的处理器产品就是如此。他们认识到,在先前产品中以那种速率,处理器产生的热量很快会超过太阳表面。即使没有热量问题,其性价比也令人难以接受,速度稍快的少先队员申请书