实验三16位算术逻辑运算实验
⼀、实验⽬的
1、掌握16位算术逻辑运算数据传送通路组成原理。
2、进⼀步验证算术逻辑运算功能发⽣器74L S181的组合功能。
⼆、实验内容
1、实验原理
实验中所⽤16位运算器数据通路如图3-3所⽰。其中运算器由四⽚
74L S181以并/串形成16位字长的A L U构成。低8位运算器的输出经过⼀个三态门74L S245(U33)到内部总线,低8位数据总线通过L Z D0~L Z D7显⽰灯显⽰;⾼8位运算器的输出经过⼀个三态门74L S245(U33`)到A L U O1`插座,实验时⽤8芯排线和⾼8位数据总线B U S D8~D15插座K B U S1或K B U S2相连,⾼8位数据总线通过L Z D8~L Z D15显⽰灯显⽰;参与运算的四个数据输⼊端分别由四个
锁存器74L S273(U29、U30、U29`、U30、)锁存,实验时四个锁存器的输⼊并联连⾄内部数据总线再⽤8芯线连接到外部数据总线E X D0~D7
插座E X J1~E X J3中的任⼀个;参与运算的数据源来⾃于8位数据开并K D0~K D7,并经过⼀三态门74L S245(U51)直接连⾄外部数据总线E X D0~E X D7,输⼊的数据通过L D0~L D7显⽰。
2、实验接线
本实验⽤到6个主要模块:⑴低8位运算器模块,⑵数据输⼊并显⽰模块,⑶数据总线显⽰模块,⑷功能开关模块(借⽤微地址输⼊模块),⑸⾼8位运算器模块,⑹⾼8位(扩展)数据总线显⽰模块。
根据实验原理详细接线如下:
1、J20,J21,J22,接上短路⽚,
颜卓灵图3-1.J20,J21,J22接上短路⽚
2、J24,J25,J26接左边;
戚薇的男朋友
图3-2.J24,J25,J26接左边
3、J27,J28 左边
图3-3.J27,J28接左边4、J23 置右边T4选“SD”
图3-4.J23接右边
5、JA5 置“接通”;
图3-5.JA5置上⽅“接通”
6、JA6 置“⼿动”;
图3-6.JA6置下边“⼿动”
7、JA3 置“接通”;
图3-7.JA3置右边“接通”
8、JA1,JA2,JA4置“⾼阻”;
图3-8.JA1、JA2接下边“⾼阻”
图3-9.JA4置左边“⾼阻”9、JA8 置上⾯“微地址”
图3-10.JA8置上⾯“微地址”
10、EXJ1接BUS3
图3-11.EXJ1接BUS3 11、ALO1'接KBUS1
图3-12.ALO1接KBUS1 12、开关CE 、AR 置1
图3-13.CE与AR各⾃置1
13、ZI2,CN4,CN0接上短路⽚
图3-14.Z12,CN4和CN0都接上短路⽚
3、实验步骤
谢婷婷资料⑴连接线路,仔细查线⽆误后,接通电源。
图3-15.接上电源
⑵⽤⼆进制数码开关K D0~K D7向D R1、D R2、D R3、D R4寄存器置数。⽅法:关闭A L U输出三态门应使A L U B`=1(即开关A L U B=1),开启输⼊三态门
计算机学院⽹络13卓越郑仙⽟学号:201300824401
5
A02A123A221A319B 01B 122B 220B 318F 09F 110F 211F 3
13
C N+416A=B
14G 17P
15
C N 7M 8S 06S 15S 24S 33
U31
74LS 181
A02A123A221A319B 01B 122B 220B 318F 09F 110F 211F 3
13
C N+4
16A=B
14G 17P
15
C N 7
M 8S 06S 15S 24S 3
3
U3274LS 181
74LS 08
D13Q12D24Q25D37Q36D48Q49D513Q512D614Q615D717Q716D818Q8
本亮大叔简介19
C LK 11C LR
1U2974LS 273D13Q12D24Q25D37Q36D48Q49D513Q512D614Q615D717Q716D818Q8
男子110米栏19郝蕾图片
C LK 11C LR
1
U3074LS 273
A02A13A24A35A46A57A68A79B 018B 117B 216B 315B 414B 513B 612B 7 11
E 19DIR
1U3374LS 245ALUB `
VC C
VC C
VC C C N LDDR 2M LDDR 1S 2C N0S 3
A02A13A24A35A46A57A68A79
B 018B 117B 216B 315B 414B 513B 612B 7
11
E 19
DIR
1
U51
74LS 245
S 0S W B `S 1T4
65
4
U 35B
74LS 08
3
2
1U 35A
74LS 08
VC C
6
45
3
1
2
2
1
发布评论