华侨大学电子工程系
IC工艺及版图设计
课程实验(六)
模拟电路单元版图布局2
差分放大器
华侨大学厦门专用集成电路系统重点实验室
-
2010-

IC工艺及版图设计课程实验七
模拟电路单元版图布局-差分放大器
一、实验目的
1.掌握使用Cadence Virtuoso XL版图编辑软件进行模拟IC版图布局设计
2.7本布局掌握两级差分放大器电路版图布局
3.通过实验掌握低等精度度匹配(以下简称低度匹配)MOSFET的布局方法
二、实验软件:
Cadence IC 5141 Virtuoso Layout XL
三、实验要求:
实验前请做好预习工作,实验后请做好练习,较熟练地使用Virtuoso软件对版图进行布局设计,通过实验逐渐掌握低度匹配MOSFET的布局方法。
IC工艺及版图设计课程实验六
教学任务
模拟电路单元版图布局①基准电流源
学时
2
教学目标
专业能力:
1.熟练掌握版图编辑软件的使用
2.掌握低度匹配MOSFET的布局方法
3.掌握两级差分放大器电路的布局
教学内容
1. 低度匹配MOSFET布局
2. 两级差分放大器版图布局
重点
低度匹配MOSFET版图布局
难点
低度匹配MOSFET版图布局
第一部分 实验演示部分
集成电路版图设计是一门技术,它需要设计者具有电路系统原理与工艺制造方面的基础知识。但是它更需要设计者的创造性、空间想象力和耐性,需要设计者长期工作的经验和知识的积累。然而集成电路版图设计不仅仅是一门技术,还是一门艺术。设计出一套符合设计规则的“正确”版图也许并不困难,但是要设计出最大程度体现高性能、低功耗、低成本、性能可靠的芯片版图却不是一朝一夕就能学会的事情。
在设计CMOS芯片时,主要的目标是优化芯片尺寸和提高密集度。在模拟设计中,主要的目标不再是优化芯片尺寸,而是优化电路的性能、匹配程度、速度和各种方面的问题。例如。布线尺寸是否满足电流密度的要求?寄生效应是否太高?匹配技术是否恰当。当然,面积在某种程度上仍然是一个问题,但不再是压倒一切的问题,记住在模拟版图设计中,性能比尺寸更重要