1、浮点数:尾数*2阶码
  步骤:①把十进制转化成二进制,写成如上形式②把尾数和阶码求补码(阶码还可以求移码)③写成浮点数的表示格式:⑴阶码+尾数(数符+尾数值)⑵数符+阶码+尾数值④注意规格化
2南北方将迎下半年来最冷清晨补码①正数:补码=原码②负数:补码=除符号位,其他数全部取反,末位加1
2、[-x]=[x]包括符号位全部取反,末位加1
3、移码=补码的符号位取反
4、补码一位乘法①yn=yn+1,只右移一位部分积②yn=0,加[x],再右移一位;yn=1,加[-x],再右移一位。
5、明码:步骤①根据题目中收端的N=k+r2r—1N为校验码位数)②按位置标出PiBi③分别求出Pi的值④写入海明码数中。纠错①计算Gi,得出的二进制数转化为十进制数,G1G2G3=000表示无错②等于几就是第几个数字错③将错的数字取反
  @表示异或
  11位校验码中,P1=b1@b2@b4@b5@b7P2=b1@b3@b4@b7P3=b2@b3@b4P4=b5@b6@b7 
  ㈡纠错中,G1=P1@b1@b2@b4@b5@b7G2=P2@b1@b3@b4@b7G3=P3@b2@b3@b4G4=P4@b5@b6@b7
6、高速缓存的基本原理
 CPUcache之间的数据交换是以字为单位,而cache主存之间的数据交换是以块为单位。一个块由若干定长字组成的。CPU读取主存中一个字时,便发出此字的内存地址到cache和主存。此时cache控制逻辑依据地址判断此字当前是否在 cache中:若是,此字立即传送给CPU;若非,则用主存读周期把此字从主存读出送到CPU,与此同时,把含有这个字的整个数据块从主存读出送到cache中。
1、浮点数:尾数*2阶码
  步骤:①把十进制转化成二进制,写成如上形式②把尾数和阶码求补码(阶码还可以求移码)③写成浮点数的表示格式:⑴阶码+尾数(数符+尾数值)⑵数符+阶码+尾数值④注意规格化
2补码①正数:补码=原码②负数:补码=除符号位,其他数全部取反,末位加1
6、[-x]=[x]包括符号位全部取反,末位加1
7、移码=补码的符号位取反
8、补码一位乘法①yn=yn+1,只右移一位部分积②yn=0,加[x],再右移一位;yn=1,加[-x],再右移一位。
9、海明码:步骤①根据题目中收端的N=k+r2r—1N为校验码位数)②按位置标出PiBi③分别求出Pi的值④写入海明码数中。纠错①计算Gi,得出的二进制数转化为十进制数,G1G2G3=000表示无错②等于几就是第几个数字错③将错的数字取反
  @表示异或
  11位校验码中,香椿怎么腌制好吃P1=b1@b2@b4@b5@b7P2=b1@b3@b4@b7P3=b2@b3@b4P4=b5@b6@b7 
  ㈡纠错中,G1=P1@b1@b2@b4@b5@b7G2=P2@b1@b3@b4@b7G3=P3@b2@b3@b4G4=P4@b5@b6@b7
6、高速缓存的基本原理
 CPUcache之间的数据交换是以字为单位,而cache与主存之间的数据交换是以块为单位。一个块由若干定长字组成的。CPU读取主存中一个字时,便发出此字的内存地址到cache和主存。此时宠物犬智商排名cache控制逻辑依据地址判断此字当前是否在 cache中:若是,此字立即传送给CPU;若非,则用主存读周期把此字从主存读出送到CPU,与此同时,把含有这个字的整个数据块从主存读出送到cache中。
1、浮点数:尾数*2阶码
  步骤:①把十进制转化成二进制,写成如上形式②把尾数和阶码求补码(阶码还可以求移码)③写成浮点数的表示格式:⑴阶码+尾数(数符+尾数值)⑵数符+阶码+尾数值④注意
规格化
2补码①正数:补码=原码②负数:补码=除符号位,其他数全部取反,末位加1
10、[-x]=[x]包括符号位全部取反,末位加1
11、移码=补码的符号位取反
12、补码一位乘法①yn=yn+1,只右移一位部分积②yn=0,加[x],再右移一位;yn=1arctanx的导数,加[-x],再右移一位。
13、海明码:步骤①根据题目中收端的N=k+r2r—1N为校验码位数)②按位置标出PiBi③分别求出Pi的值④写入海明码数中。纠错①计算Gi,得出的二进制数转化为十进制数,G1G2G3=000表示无错②等于几就是第几个数字错③将错的数字取反
  @表示异或有哪些好看的偶像剧
  11位校验码中,P1=b1@b2@b4@b5@b7P2=b1@b3@b4@b7P3=b2@b3@b4P4=b5@b6@b7 
  ㈡纠错中,G1=P1@b1@b2@b4@b5@b7G2=P2@b1@b3@b4@b7G3=P3@b2@b3@b4G4=P4@b5@b6@b7
6、高速缓存的基本原理
 CPUcache之间的数据交换是以字为单位,而cache与主存之间的数据交换是以块为单位。一个块由若干定长字组成的。CPU读取主存中一个字时,便发出此字的内存地址到cache和主存。此时cache控制逻辑依据地址判断此字当前是否在学会欣赏 作文 cache中:若是,此字立即传送给CPU;若非,则用主存读周期把此字从主存读出送到CPU,与此同时,把含有这个字的整个数据块从主存读出送到cache中。